MIT攜手斯坦福打造集成處理器和內(nèi)存的3D芯片

責任編輯:editor004

2017-07-08 12:29:39

摘自:cnBeta.COM

為了追趕摩爾定律,麻省理工與斯坦福兩所大學的計算機科學家和電氣工程師們,攜手開發(fā)出了一種集成了內(nèi)存和處理器、并采用碳納米管線來連接的 3D 計算芯片。而斯坦福 麻省理工研究團隊的 3D 芯片,則交錯布置著邏輯與內(nèi)存層。

為了追趕摩爾定律,麻省理工與斯坦福兩所大學的計算機科學家和電氣工程師們,攜手開發(fā)出了一種集成了內(nèi)存和處理器、并采用碳納米管線來連接的 3D 計算芯片。該團隊制造了一臺小規(guī)模的碳納米管(CNT)計算機,它能夠運行程序、簡單的多任務(wù)操作系統(tǒng)、以及執(zhí)行 MIPS 指令。項目領(lǐng)導人 Max Shulaker 相信,該技術(shù)能夠克服邏輯電路和內(nèi)存之間的通訊瓶頸。

2017-07-07-image-24.jpg

CNT 芯片渲染圖,各層之間通過納米導線來通訊。

當前工程師們所面臨的一個問題,就是日益增長的處理器(或存儲)性能、與不斷往返的大量數(shù)據(jù)傳輸之間的矛盾。即使當前最快的 CPU 和 RAM,仍受制于傳統(tǒng)的并行總線架構(gòu)。

而斯坦福/麻省理工研究團隊的 3D 芯片,則交錯布置著邏輯與內(nèi)存層。這項技術(shù)不僅已被證實可行,也從根本上改變了晶體管的裝配方式。

nature12502-f3.jpg

該芯片并未采用硅來制作晶體管,而是石墨烯;更確切的說,其中的碳納米管也是由石墨烯制造的 —— 它們被稱作“碳納米管場效應晶體管”(CNFET),且在芯片上提供了邏輯層。

處理器上的其它層是“可變電阻式內(nèi)存”(RRAM),它通過改變固體介質(zhì)材料的電阻來工作。研究合著者 H.-S. Philip Wong 表示:“與 DRAM 相比,RRAM 的密度、速度和能效都可以更高”。

nature12502-sf1.jpg

  有關(guān)這項研究的詳情,已經(jīng)發(fā)表在近日出版的《自然》(Nature)期刊上。

鏈接已復制,快去分享吧

企業(yè)網(wǎng)版權(quán)所有?2010-2024 京ICP備09108050號-6京公網(wǎng)安備 11010502049343號